[[digitale_systeme_2]]

Differences

This shows you the differences between two versions of the page.

Link to this comparison view

Both sides previous revision Previous revision
Next revision
Previous revision
Last revision Both sides next revision
digitale_systeme_2 [2010/10/02 14:44]
beckmanf http -> https
digitale_systeme_2 [2011/01/24 09:03]
beckmanf Aufgaben 3 Lösungen eingefügt
Line 53: Line 53:
 auf dem eigenen Rechner zu installieren und die Tutorials von Modelsim ​ auf dem eigenen Rechner zu installieren und die Tutorials von Modelsim ​
 und der Quartus II Web Edition zu bearbeiten. Die Software ist für Windows und Linux verfügbar ​ und der Quartus II Web Edition zu bearbeiten. Die Software ist für Windows und Linux verfügbar ​
-und kann von der [[https://​www.altera.com/​download/​dnl-index.jsp|Altera Downloadseite]] geladen werden. ​Die Linuxversionen +und kann von der [[https://​www.altera.com/​download/​dnl-index.jsp|Altera Downloadseite]] geladen werden. ​
-sind alternativ auch hier verfügbar: ​+
  
-https://​www.hs-augsburg.de/​~beckmanf/​restricted/​10.0sp1_modelsim_ase_linux.sh +Hinweise für die [[Quartus Ubuntu Install|Installation unter Linux]]
- +
-https://​www.hs-augsburg.de/​~beckmanf/​restricted/​10.0sp1_quartus_free_linux.sh+
  
 Die Beschreibung des Modelsim Tutorials ist in der Modelsiminstallation zu finden unter: Die Beschreibung des Modelsim Tutorials ist in der Modelsiminstallation zu finden unter:
Line 69: Line 66:
  
 Nach Bearbeitung der Tutorials kann das erworbene Wissen auf [[Die erste Schaltung]] angewandt werden. Die Nach Bearbeitung der Tutorials kann das erworbene Wissen auf [[Die erste Schaltung]] angewandt werden. Die
-Belegungsdatei "​first.sof",​ die aus der Synthese entstanden ist, kann im Labor auf das FPGA geladen werden. ​+Belegungsdatei "​first.sof",​ die aus der Synthese entstanden ist, kann im Labor auf das FPGA geladen werden. ​Damit 
 +die Schaltung auf dem DE1 Board korrekt funktioniert,​ muss die folgende Pinbelegungsdatei verwendet werden: 
 + 
 +https://​www.hs-augsburg.de/​~beckmanf/​restricted/​DE1_pin_assignments.csv 
 + 
 +=== Aufgaben === 
 +{{:​ds2-aufgabe1.pdf|DS2 Aufgaben Teil 1}} 
 + 
 +{{:​ds2-aufgabe1-lsg.pdf|Aufgaben Teil 1 - Lösungen}} 
 + 
 +{{:​ds2-aufgabe2.pdf|DS2 Aufgaben Teil 2}} 
 + 
 +{{:​ds2-aufgabe2-lsg.pdf|DS2 Aufgaben Teil 2 - Lösungen}} 
 + 
 +{{:​ds2-aufgabe3.pdf|DS2 Aufgaben Teil 3}} 
 + 
 +{{:​ds2-aufgabe3-lsg.pdf|DS2 Aufgaben Teil 3 - Lösungen}} 
 + 
 + 
 + 
 +=== Pong === 
 + 
 +Bis Montag, den 18. Oktober 2010, soll die Schaltung für ein Testbild an einem VGA Monitor fertig sein.  
 +Ich habe den VHDL Code mit der Strukturbeschreibung hochgeladen (s.u.). Das Testbild soll mit einer  
 +Standard VGA Auflösung von 640 x 480 bei 60 Hz Bildwiederholrate erzeugt werden.  
 + 
 +=== Kursunterlagen === 
 + 
 +{{:​digsys2-stunde1.pdf|Präsentation aus Stunde 1 und 2}} 
 + 
 +[[Die Gruppenliste]] 
 + 
 +{{:​ds2-pong-vhdl-1.zip|Pong:​ Zipfile mit VHDL Struktur und Testbench für das Testbild (leere Architectures)}} 
 + 
 +{{:​ds2-pong-vhdl-2.zip|Pong 2: Zipfile mit VHDL Dateien für ein Rechteck}} 
 + 
 +{{:​ds2-pong-vhdl-3.zip|Pong 3: Zipfile mit Entity für das Vector Modul}} 
 + 
 +{{:​wm8731_wm8731l.pdf|Datenblatt des Soundchips auf dem FPGA Board}} 
 + 
 +[[ds2-i2c-code]] 
  
 === Links === === Links ===
  • digitale_systeme_2.txt
  • Last modified: 2011/01/26 12:44
  • by beckmanf